应用简介
quartus ii 15.0破解版是一款非常好用的PLD/FPGA开发软件,此版本进一步提高了下一代可编程器件的设计效能,并且利用新一代的设计空间管理器针对用户界面更新了流程,可以通过工具指导用户的使用,赶快来试试吧!
【功能特点】
Quartus II是Altera公司的综合性PLD/FPGA开发软件,支持原理图、VHDL、VerilogHDL以及AHDL(Altera Hardware Description Language)等多种设计输入形式,内嵌自有的综合器以及仿真器,可以完成从设计输入到硬件配置的完整PLD设计流程。除了可以使用Tcl脚本完成设计流程外,提供了完善的用户图形界面设计方式。具有运行速度快,界面统一,功能集中,易学易用等特点。
Quartus II支持Altera的IP核,包含了LPM/MegaFunction宏功能模块库,使用户可以充分利用成熟的模块,简化了设计的复杂性、加快了设计速度。对第三方EDA工具的良好支持也使用户可以在设计流程的各个阶段使用熟悉的第三方EDA工具。此外,Quartus II 通过和DSP Builder工具与Matlab/Simulink相结合,可以方便地实现各种DSP应用系统;支持Altera的片上可编程系统(SOPC)开发,集系统级设计、嵌入式软件开发、可编程逻辑设计于一体,是一种综合性的开发平台。Maxplus II 作为Altera的上一代PLD设计软件,由于其出色的易用性而得到了广泛的应用。
目前Altera已经停止了对Maxplus II的更新支持,Quartus II与之相比不仅仅是支持器件类型的丰富和图形界面的改变。Altera在Quartus II 中包含了许多诸如SignalTap II、Chip Editor和RTL Viewer的设计辅助工具,集成了SOPC和HardCopy设计流程,并且继承了Maxplus II友好的图形界面及简便的使用方法。
Quartus II提供了完全集成且与电路结构无关的开发包环境,具有数字逻辑设计的全部特性,包括:
1、可利用原理图、结构框图、VerilogHDL、AHDL和VHDL完成电路描述,并将其保存为设计实体文件;
2、芯片(电路)平面布局连线编辑;
3、LogicLock增量设计方法,用户可建立并优化系统,然后添加对原始系统的性能影响较小或无影响的后续模块;
4、功能强大的逻辑综合工具;
5、完备的电路功能仿真与时序逻辑仿真工具;定时/时序分析与关键路径延时分析;可使用SignalTap II逻辑分析工具进行嵌入式的逻辑分析;
6、支持软件源文件的添加和创建,并将它们链接起来生成编程文件;
7、使用组合编译方式可一次完成整体设计流程;
8、自动定位编译错误;
9、高效的期间编程与验证工具;
10、可读入标准的EDIF网表文件、VHDL网表文件和Verilog网表文件;
11、能生成第三方EDA软件使用的VHDL网表文件和Verilog网表文件。
【破解教程】
一、【安装必须组件】
1、QuartusSetup-15.0.0.145-windows.exe
2、QuartusHelpSetup-15.0.0.145-windows.exe
注安装后不要启动,弹出的启动界面时,选“Cancel”
二、【激活】
1、解压开license.zip
2、运行里面的“QuartusCrack.exe”
3、点击查找,选择"C:\altera\15.0\quartus\bin64\gcl_afcq.dll"
4、点击下一步
5、点击完成
6、启动 “Quartus II 15.0 (64-bit)”(具体的路径:C:\altera\15.0\quartus\bin64\quartus.exe)
7、在“Evaluation Mode”界面选择“if you hava a valid license file, specify the location of your license file”,点击 ok
8、获取NIC ID,如我的是:a088699e34fa , a088699e34fe , 00155d007301
9、将解压开的“license.dat”拷贝一份到 "C:\altera\15.0\licenses\license.dat", 修改其中的三处 XXXXXXXXXXXX 为自己的 NIC ID,(注意格式:如我的是 "a088699e34fa a088699e34fe 00155d007301",包括引号,中间用空格分隔)
10、选择 “C:\altera\15.0\licenses\license.dat”,点击OK即可完成破解